Quantcast
Channel: 数字信号处理器 (DSP) & ARM® 微处理器
Viewing all articles
Browse latest Browse all 21822

帖子: RE: SPI BOOT DDR table疑问

$
0
0

你好, 

我遇到与楼主同样的问题,其中有以下疑问请帮忙解答一下:

1. spi boot table中配置pll Mul = 0x1C,pll post div = 0x02,成功boot后,读出寄存器DDR3PLLCTL0(0x02620330)为0X0D0806C0,根据该寄存器的定义,

读出PLLM为0X1B,即27,PLLD为0,那么根据Target Frequency (MHz) = input_clock (MHz) * [(PLL1_M + 1)]/ (2 * (PLL1_D + 1) ),输入时钟为66.67,如何得到1333MHz?

2. spi boot mode时,DD?R boot table中并没有配置DDR leveling值,论坛上说会使用默认值并可能产生影响,但并没有说默认值在哪儿,请问默认值在哪里可以找到,并且DDR boot table中如何配置DDR leveling值?


Viewing all articles
Browse latest Browse all 21822

Trending Articles